便于使用的图形化 FPGA 编程环境
- 最大限度降低对 FPGA 技术的专业知识要求
- 大幅加快学习速度
- 与标准产品相同的现成功能
- 删除未使用的内置资源,释放 FPGA 空间
优化的设计流程(与原生的 FPGA 代码完全兼容)
- 可以立即使用的 Signadyne 模块库(最大限度降低对 FPGA 代码开发的要求)
- 包括 VHDL、Verilog 或 Xilinx ® VIVADO/ISE 项目和 Xilinx CORE Generator IP Cores
- 包括 MATLAB/SIMULINK® 代码
- 可以立即使用的构建模块和 IP Cores 库,且资源日益丰富
一键编译与编程
- 无需使用外部电缆/设备
- 可动态重新配置仪器(高速更换 FPGA 图像,无需重启)
- 快速进行云 FPGA 编译,缩短开发时间,降低开发成本
- 超级安全的 TLS 加密通信可以保护您的 IP
对于下列启用了 FP1 选件的 FPGA 编程 PXIe 模块:M3100A、M3102A、M3201A、M3202A、M3300A、M3302A,M3602A FPGA 设计环境极大简化了定制处理功能的开发过程。针对 FPGA 器件支持的特定操作模式或新控制结构,这个便于使用的图形环境能够简化定制 DSP 的开发过程。
利用热编程能够同时减少开发时间与编译时间,使工程师能够动态重新配置仪器。
此外,如果使用 HV1 选件,那么定制处理功能或算法可以与 HVI 进行交互,使多个选件都可以用于定制应用软件。