Genesys Equalize Synthesis

Genesys Equalize Synthesis 可快速生成各种模拟补偿网络,以使整个通信信道带宽的群时延变化更为平坦,从而减少模拟硬件中的线性相位失真、误差矢量幅度(EVM)以及未校正的比特误码率(BER)。

线性相位失真补偿

通信系统设计人员需要考虑许多系统变量,例如无杂散动态范围、抗干扰性、非线性器件的调幅至调相转换以及在频带边缘上的幅度下降。但是,网络线性部分中的群时延波动,特别是严格的频率选择滤波器产生的波动,可能会导致(特别是在调频和恒包络调制架构中通常被忽略的)相位失真。在较早的调频系统中,相位失真的影响更为明显,在如今的通信系统中,相位失真仍以 EVM 恶化的形式存在,这可能影响系统未校正的原始比特误码率。Genesys Equalize 有助于补偿这些模拟硬件问题,以便系统可向信号处理前端传送更为干净的中频或基带信号。

实用线性射频电路

Genesys Equalize 可以建立与被测件级联的补偿电路,以使级联组合在群时延方面的波动降至最低。

Genesys Equalize Synthesis

Genesys Equalize Synthesis

以下 Genesys 套装产品均具有强大的综合功能:

返回到 Genesys 产品结构和选件概要