W2303 和 W2304 Verilog A/AMS 元件包括:
- 支持在 ADS 中开发行业标准的 Verilog-A 和 Verilog-AMS 模型,运行时速度和会聚可与内置 ADS 模型相比
- 在 ADS 时域、频域和包络域系统以及电路仿真器中对 Verilog-A 模型进行仿真和优化,均可使用功能强大的内部会聚算法
- 与基于 C 语言的模型相比,线数至少少十倍
- 开发模型适用于所有 Verilog A/AMS 兼容仿真器,通过设计套件可实现完全的便携式分配
- 可从 Keysight IC-CAP 器件建模环境的测量中提取 Verilog-A/AMS 模型参数
- 可使用 ADS 瞬时卷积仿真器与第三方数字仿真器 Cadence NCSim 与 Mentor Modelsim 对 Verilog-AMS 模型进行协同仿真
W2303 Verilog-A 和 W2304 Verilog-AMS 元件是 Keysight EEsof EDA 提供的模拟和模拟混合信号(AMS)特性建模和仿真环境。Keysight EEsof EDA 是高频混合信号电子设计自动化(EDA)的技术和创新领导者。它无缝集成到先进设计系统(ADS),ADS 是唯一支持在高频、高速应用中通过 IC、封装和电路板进行协同设计的设计仿真平台。它将系统、电路、全三维电磁场仿真与是德测试仪器无缝集成,使您能够重复进行可一次性通过验证的电子设计。
W2303 Verilog-A 元件可让用户使用行业标准的 Verilog-A 语言在 ADS 中进行模拟特性建模,应用范围覆盖了晶体管和 MEM。Verilog-A 模型具有高编译速度,可在 ADS 时域、频域或包络域系统以及电路仿真器中进行仿真和优化。用户定义的模型(使用标准 Verilog-A 方程结构)在 ADS 中进行智能编译,利用专为内置 ADS 模型设计的快速、稳定的会聚算法,因此无需了解指定仿真器在会聚时所用的特定形式的特性方程。 全面的 Verilog-A 源编码程序库适用于新增内置 ADS 模型,支持快速开发新模型或高效地定制基础模型方程。自定义 Verilog-A 模型可通过是德集成电路表征和分析软件(IC-CAP)参数提取和器件建模软件环境中的测量提取参数,该软件环境也可用于控制仪器和探针台。
W2304 Verilog-AMS 元件增添了对模拟混合信号模型的支持,例如用于高速和射频通信应用的高速 SERDES(串行-解串器)和 PLL(锁相环),因而成为 W2303 的超集。它还能支持和管理 ADS 瞬时卷积仿真器 W2302 的 Verilog-AMS 模型与第三方数字仿真器(例如 Cadence NCSim 或 Mentor ModelSim)的协同仿真,以便同时分析电路和系统设计的模拟、数字和混合信号部分。Verilog-AMS 协同仿真仅要求使用 ADS 瞬时卷积仿真器 W2302 元件,而不是 Keysight Ptolemy。
用于新模型的 Verilog-A 源编码 |
型号名称 |
说明 |
aTFT |
Shur-RPI 非晶硅薄膜晶体管 MOSFET 模型 |
BSIMSOI |
BSIMSOI 模型系列版本 3.1 |
EKV |
EKV MOSFET 模型版本 2.6 |
HICUM_L0 |
HICUM BJT 模型级别 0 版本(全 HICUM 模型的简化版本) |
HiSIM |
STARC/广岛大学基于表面势的 MOSFET 模型 |
Parker_Skellern |
适合中等功率应用的 Parker-Skellern MESFET 模型 |
pTFT |
Shur-RPI 多晶硅薄膜晶体管 MOSFET 模型 |