手册
EEsof EDA GoldenGate RFIC 解决方案
用于 RFIC 设计与验证的先进电路仿真解决方案
GoldenGate 适用于在 CadenceVirtuoso 中进行集成射频电路设计,是一款特别值得信赖的仿真、分析与验证解决方案。它还可以与以下组件整合成是德科技硅基 RFIC 解决方案 :
这款产品套件作为独具特色、功能全面的 RFIC 设计产品之一,将射频系统、子系统以及元器件级的设计与分析功能紧密结合在一起。
GoldenGate
综合 RFIC 设计与验证解决方案 GoldenGate 提供了独特的仿真算法,使工程师可以在流片前先行对收发信机设计进行全面表征。这款业内闻名的稳态和包络求解器使设计团队能够信心十足地完成特别复杂的无线设计。GoldenGate 现已无缝整合到 5.x 和 6.x 版本的 Cadence Virtuoso 设计环境中。
GoldenGate RFIC 解决方案——强大的仿真及其他功能
引领射频电路仿真之路
GoldenGate 以其先进的稳态和包络求解器而闻名,但除此之外,它还提供了一整套模拟分析功能和专用应用分析功能。此外,GoldenGate 还支持 X 参数*仿真与生 成,这使设计人员能 够以标准格式 捕获有源器 件的非线 性特性。在GoldenGate、ADS或SystemVue中进行快速、准确地仿真时,X参数会隐藏IP。GoldenGate 还支持使用第三方的数字仿真器,在瞬态和包络瞬态分析之间进行混合信号协同仿真——在当今 RFIC 的混合信号和数字内容日益增多的情况下,这一功能显得尤为重要。Keysight EEsof EDA 与 RFIC 晶圆代工厂紧密合作,确保 GoldenGate 涵盖所有相关模型,并可持续对新增的和更新的工艺节点进行认证,从而保证工程师获得准确的芯片仿真结果。
RFIC 电路仿真概述
让设计更可靠
GoldenGate 拥有一套自动化工具,使设计团队能够在设计周期的早期快速分析和诊断问题区域,并全面优化电路性能。它还紧密集成了多款易于使用的工具,例如多维扫描、优化和负载牵引分析。
GoldenGate 的各种功能强大、易于使用的统计工具能够帮助设计人员在设计阶段快速准确地找出问题。先进的 Monte Carlo 算法能够加快试验速度,同时减少所需的试验数量。良率灵敏度直方图可帮助设计人员确定关键的设计组件。设计人员可以根据这一信息对设计进行必要的调整,进一步提高制造良率。灵敏度分析使设计人员能够快速洞察哪些参数对关键性能影响最大。
高级分析概述
用于加快设计周期的自动化工具
当今 RFIC 的设计验证可能极为繁琐而且非常耗时。GoldenGate 提供了许多功能强大的工具,设计人员可以利用它们设置并运行分布式仿真,从而更快完成这项任务。这些工具能够对海量数据进行快速分析和显示,并可以在Virtuoso 中使用,也可以单独运行或与其他第三方产品集成后使用。
除了支持 Cadence ADE 绘图功能之外,GoldenGate 还提供了各种后期处理解决方案和功能。Performance Editor(性能编辑器)和 ADS Data Display(数据显示)功能提供了大型内置表达式据库。Data Display 功能非常灵活,支持设计人员创建负载牵引轮廓图、增益圆或眼图等高级图形,甚至编写自己的函数。
请下载此文档以了解更多信息。
您希望搜索哪方面的内容?