GoldenGate RFIC 设计仿真与验证方案

手册

EEsof EDA GoldenGate RFIC 解决方案

用于 RFIC 设计与验证的先进电路仿真解决方案

GoldenGate 适用于在 CadenceVirtuoso 中进行集成射频电路设计,是一款特别值得信赖的仿真、分析与验证解决方案。它还可以与以下组件整合成是德科技硅基 RFIC 解决方案 :

  • ADS,适用于小规模 RFIC 前端至后端实施
  • Momentum 和 EMPro,适用于片上和片外电磁分析
  • SystemVue 和 Ptolemy 无线测试台,适用于系统级验证

这款产品套件作为独具特色、功能全面的 RFIC 设计产品之一,将射频系统、子系统以及元器件级的设计与分析功能紧密结合在一起。

 

 

GoldenGate

综合 RFIC 设计与验证解决方案 GoldenGate 提供了独特的仿真算法,使工程师可以在流片前先行对收发信机设计进行全面表征。这款业内闻名的稳态和包络求解器使设计团队能够信心十足地完成特别复杂的无线设计。GoldenGate 现已无缝整合到 5.x 和 6.x 版本的 Cadence Virtuoso 设计环境中。

 

GoldenGate RFIC 解决方案——强大的仿真及其他功能

  • 卓越的射频电路仿真器为工程师在 Cadence Virtuoso 环境中设计和验证 RFIC 提供了更先进的稳态和包络求解器。
  • 支持先进的分析,让工程师可以在流片前全面探索、分析和优化设计,从而最大限度地节省芯片重制的时间与费用。
  • 自动化和简单易用,除了ADE-L 和 ADE-XL 之外还提供了丰富的工具,可以进一步加快设计与验证。
  • 支持射频到毫米波设计,为从射频到毫米波 (mm-Wave) 的应用提供了出色的性能、容量和准确度。
  • 符合无线标准的设计功能可以结合使用系统级和电路级仿真器的强大功能与全面的、基于标准的无线验证知识产权 (IP) 模型库,显著加速复杂 RFIC 的验证。

 

 

引领射频电路仿真之路

GoldenGate 以其先进的稳态和包络求解器而闻名,但除此之外,它还提供了一整套模拟分析功能和专用应用分析功能。此外,GoldenGate 还支持 X 参数*仿真与生 成,这使设计人员能 够以标准格式 捕获有源器 件的非线 性特性。在GoldenGate、ADS或SystemVue中进行快速、准确地仿真时,X参数会隐藏IP。GoldenGate 还支持使用第三方的数字仿真器,在瞬态和包络瞬态分析之间进行混合信号协同仿真——在当今 RFIC 的混合信号和数字内容日益增多的情况下,这一功能显得尤为重要。Keysight EEsof EDA 与 RFIC 晶圆代工厂紧密合作,确保 GoldenGate 涵盖所有相关模型,并可持续对新增的和更新的工艺节点进行认证,从而保证工程师获得准确的芯片仿真结果。

 

 

RFIC 电路仿真概述

  • 卓越的谐波平衡和包络瞬态分析
  • 稳态求解器包括:谐波平衡、时间平衡、时域射线和混合求解器
  • 包络混合时域/频域非线性仿真器
  • 综合分析
    • 直流、交流、噪声、S 参数、瞬态
    • 大规模 S 参数、瞬态噪声、灵敏度、以及波特图、奈奎斯特图和本征值稳定度分析
    • 晶体管级整数 N 分频 PLL 验证
    • 互调失真与增益压缩
  • 支持是德科技 X 参数
  • 支持混合信号协同仿真
  • 广泛的经晶圆代工厂验证的模型库
  • HICUM、MEXTRAM、VBIC、BSIM、BSIMSOI、HISIM、GAASFET、JFET等

 

 

让设计更可靠

GoldenGate 拥有一套自动化工具,使设计团队能够在设计周期的早期快速分析和诊断问题区域,并全面优化电路性能。它还紧密集成了多款易于使用的工具,例如多维扫描、优化和负载牵引分析。

 

 

GoldenGate 的各种功能强大、易于使用的统计工具能够帮助设计人员在设计阶段快速准确地找出问题。先进的 Monte Carlo 算法能够加快试验速度,同时减少所需的试验数量。良率灵敏度直方图可帮助设计人员确定关键的设计组件。设计人员可以根据这一信息对设计进行必要的调整,进一步提高制造良率。灵敏度分析使设计人员能够快速洞察哪些参数对关键性能影响最大。

 

高级分析概述

  • 以超快速度和收敛度进行多维扫描
  • 利用完整的贡献汇总表快速分析DC、AC、SP、SSNA 和 CR 对良率和失配的影响
  • 在 CR、SSNA 和 DC 分析中进行灵敏度分析,包括灵敏度汇总表
  • 广泛的负载牵引设置和绘图功能
  • 高级 Monte Carlo 采样算法
  • 拉丁超立方抽样
  • Hammersley 序列采样
  • 边界模式和正交阵列
  • 快速分析 DC、AC、SP、SSNA 和 CR对良率和失配的影响
  • 完整的贡献表
  • 功能强大的优化引擎
  • 对工作模式性能、校准和控制序列进行数字状态扫描
  • 独特的晶体管级整数 N 分频 PLL仿真器
  • 稳态电路特征,包括确定性噪声
  • 随机抖动与噪声及贡献因素

 

 

用于加快设计周期的自动化工具

当今 RFIC 的设计验证可能极为繁琐而且非常耗时。GoldenGate 提供了许多功能强大的工具,设计人员可以利用它们设置并运行分布式仿真,从而更快完成这项任务。这些工具能够对海量数据进行快速分析和显示,并可以在Virtuoso 中使用,也可以单独运行或与其他第三方产品集成后使用。

 

 

除了支持 Cadence ADE 绘图功能之外,GoldenGate 还提供了各种后期处理解决方案和功能。Performance Editor(性能编辑器)和 ADS Data Display(数据显示)功能提供了大型内置表达式据库。Data Display 功能非常灵活,支持设计人员创建负载牵引轮廓图、增益圆或眼图等高级图形,甚至编写自己的函数。

 

 

请下载此文档以了解更多信息。